怎么降低集成电路的功耗
更新:HHH   时间:2023-1-7


功耗:功率的损耗。指设备,器件等输入功率和输出功率的差额。

功耗一般分为两种,来自开关的动态功耗(电容充放电),和来自漏电的静态功耗。

1、使用MOS管门电路,尽量少使用TTL门电路。

2、给电路设置休眠,待机状态,能够进入省电模式。

3、将电路设计最简化。模块分布合理,减少布线。

4、降低工作频率。

SOC低功耗设计

动态功耗管理的思想是有选择的将不被调用的模块挂起,从而降低功耗。

静态功耗管理是检测的整个系统的工作状态,而不是针对某个模块,如果系统在一段时间内一直处于空闲状态,则静态功耗管理就会把整个芯片挂起,系统进入睡眠状态,以减少功耗

软件代码优化:

使用算法尽量简单。访问寄存器比访问内存用的功耗少,合理利用寄存器较少对内存的访问。

低功耗设计的主要方法:

1、并行结构,可以降低工作频率,同时电源电压可以降低。

2、流水结构,插入寄存器降低组合路径的长度,达到降低功耗的目的。

3、编码优化,采用独热码,格雷码,降低功耗,较少信号的跳变次数。

4、门控时钟

5、存储分区访问,只有被访问的存储器工作,其它存储器不工作

返回开发技术教程...